您的位置: 专家智库 > >

王鹏翔

作品数:1 被引量:2H指数:1
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇电子电信

主题

  • 1篇延时
  • 1篇数字延时
  • 1篇过采样
  • 1篇SHIFT
  • 1篇IO
  • 1篇GEAR

机构

  • 1篇复旦大学

作者

  • 1篇来金梅
  • 1篇周灏
  • 1篇王鹏翔

传媒

  • 1篇复旦学报(自...

年份

  • 1篇2013
1 条 记 录,以下是 1-1
排序方式:
基于数字延时锁相环的FPGA IO延时管理电路被引量:2
2013年
本文提出了一种基于过采样量化器和换挡(Gear-Shift)控制机制的新颖的数字延时锁相环(DDLL),可以嵌入于FPGA芯片IO单元的延时管理系统,实现了IO单元数据通路延时的精确校正,分辨率达到78ps,可调节范围达4ns,满足FPGA芯片对高速串行接口协议复杂时序的兼容.DDLL使用独具特色的过采样量化器,仅使用1bit时间数字转换器(TDC)达到了98dB SNR,等效理论分辨率达16位,并引入了全新的Gear-Shift控制机制,对误差信息合理的加权实现快速精确的锁入,结合2阶巴特沃斯衰减的数字环路滤波器,实现全数字环路控制,较传统模拟延时锁相环,节省了芯片面积和功耗,同时对数字电路所产生的衬底噪声具有更好耐受.DDLL采用65nm数字工艺,嵌入复旦大学自主研发的FPGA芯片,经过后仿验证,锁定时间小于50cycles.
王鹏翔周灏来金梅
共1页<1>
聚类工具0